XCZU9CG-L1FFVB1156I Tento produkt integruje funkci bohaté 64 bitové čtyřjádrové jádro nebo duální jádro ARM® Cortex®-A53 a duální jádro ramene Cortex-R5F Processing System (založené na Xilinx) ® Ultrascale? Architektura MPSOC. Kromě toho také zahrnuje paměť na čipu, externí rozhraní v externí paměti více portu a řadu rozhraní periferního připojení.
Programovatelné brány v poli XCKU060-2FFVA1156I může dosáhnout extrémně vysoké šířky pásma zpracování signálu v zařízeních střední třídy a transceivery nové generace. FPGA je polovodičové zařízení založené na matici konfigurovatelného logického bloku (CLB) připojenou prostřednictvím programovatelného systému propojení
Zařízení 10M50DAF484C8G je jediné čipové, nezávislé nízkonákladové programovatelné logické zařízení (PLD) používané k integraci nejlepší sady systémových komponent.
XCZU47DR-2FFVE1156I Vložený systém na Chip (SOC) je jednorázová adaptivní RF platforma, která může uspokojit současné i budoucí potřeby odvětví. Série Zynq Ultrascale+RFSOC může podporovat všechny frekvenční pásma pod 6GHz a splňovat kritické požadavky nasazení 5G nové generace. Současně může také podporovat přímý RF odběr vzorků pro 14bitové analog-digitální měniče (ADC) se vzorkovací rychlostí až 5G/S a 14 bitových analogových digitálních měničů (DAC) se vzorkovací rychlostí 10 GS/s, což má analogovou šířku pásma až 6GHz.
10AX115R3F40I2LG je nejvyšší výkonná střední třída 20 nanometrů FPGA s 96 plnými duplexními transceivery, což podporuje čip na rychlost datového čipu 17,4 Gbps. Kromě toho FPGA také poskytuje rychlost přenosu dat v backplane až 12,5 Gbps a až 1,15 milionu ekvivalentních logických jednotek.
5SGSMD5H3F35I3LG je čip polního programovatelného pole Gate (FPGA) patřící do řady Stratix V GS. Zařízení STRATIX V GS má velké množství bloků DSP s proměnlivou přesností, které podporují až 3926 18x18 nebo 1963 27x27 multiplikátory. Kromě toho zařízení Stratix V GS také nabízejí integrované transceivery se 14.