XC7A50T-3FGG484E byl optimalizován pro aplikace s nízkým výkonem, které vyžadují sériové transceivery, vysokou DSP a logickou propustnost. Poskytněte nejnižší celkové náklady na materiál pro vysoce výkonné a citlivé aplikace.
XC7A50T-3FGG484E byl optimalizován pro aplikace s nízkým výkonem, které vyžadují sériové transceivery, vysokou DSP a logickou propustnost. Poskytněte nejnižší celkové náklady na materiál pro vysoce výkonné a citlivé aplikace.
Funkční funkce
Pokročilá vysoce výkonná logika FPGA založená na skutečné technologii vyhledávání 6 vstupů, konfigurovatelná jako distribuovaná paměť.
36 KB DUAL Port Block RAM s vestavěnou logikou FIFO pro vyrovnávání dat na čipu.
Technologie vysoce výkonných selectIO ™, podpora rozhraní DDR3 až do 1866 MB/s.
Vysokorychlostní sériové připojení, vestavěný gigabitový transceiver, s rychlostmi v rozmezí od 600 MB/s až do 6,6 GB/s a poté do 28,05 GB/s, což poskytuje speciální režim s nízkým výkonem optimalizovaný pro rozhraní čipu.
Uživatelské konfigurovatelné analogové rozhraní integruje duální kanál 12 bit 1MSPS Analog-digitální převodník a na čipu tepelné a výkonové senzory.
Chip procesoru digitálního signálu, vybavený multiplikátory 25 x 18, 48 bitů akumulátoru a pre-žebříkovým diagramem pro vysoce výkonné filtrování, včetně optimalizovaného symetrického filtrování koeficientu.
Výkonný čip pro správu hodin, který kombinuje smyčky s fázovým zablokováním a moduly správy hodin hybridního režimu, které jsou schopny dosáhnout vysoké přesnosti a nízkého chvění.
PCIe Integrated Block, vhodný pro koncový bod až X8 Gen3 a návrhy kořenových portů.
Více možností konfigurace, včetně podpory úložiště komodit, šifrování 256 bitových AES s ověřováním HRC/SHA-256 a vestavěné detekce a korekce SEU.