Polní programovatelné hradlové pole XCKU115-3FLVF1924E může dosáhnout extrémně vysoké šířky pásma zpracování signálu v zařízeních střední třídy a transceiverech nové generace. FPGA je polovodičové zařízení založené na matici konfigurovatelných logických bloků (CLB) připojené prostřednictvím programovatelného propojovacího systému
Polní programovatelné hradlové pole XCKU115-3FLVF1924E může dosáhnout extrémně vysoké šířky pásma zpracování signálu v zařízeních střední třídy a transceiverech nové generace. FPGA je polovodičové zařízení založené na matici konfigurovatelných logických bloků (CLB) připojené prostřednictvím programovatelného propojovacího systému. Lze použít pro zpracování paketů v sítích 100G a aplikacích datových center. Jsou také velmi vhodné pro intenzivní zpracování DSP potřebné pro lékařské zobrazování nové generace, 8k4k video a heterogenní bezdrátovou infrastrukturu. Optimalizováno pro 20nm systémový výkon a integraci, využívající jednočipovou a další generaci technologie vrstveného křemíkového propojení (SSI).
charakteristický
● Programovatelná systémová integrace
Až 1,5M systémová logická jednotka využívající 3D IC druhé generace
Více integrovaných PCI Express ® Gen3 jádra
● Zlepšení výkonu systému
8.2 TeraMAC DSP výpočetní výkon
Vysoká míra využití zvyšuje rychlost o dvě úrovně
Každé zařízení má až 64 16G transceiverů, které podporují backplanes
2400 Mb/s DDR4, schopný stabilního provozu za různých podmínek PVT
● Snížení nákladů na kusovník
Vysoká integrace systému, snížení nákladů na kusovník aplikací až o 60 %
● 12,5Gb/s transceiver s minimální rychlostí se stejnou polaritou
Střední rychlostní úroveň může podporovat 2400 Mb/s DDR4
Integrace VCXO může snížit náklady na komponenty hodin